您的位置 首页 电路

音频模仿开关的特性剖析及音频途径保真度的优化战略

引言可编程衰减器位于基站和终端之间,通过对射频信号的衰减控制,实现对无线信号的模拟,从而实现对测试场景的模拟。可编程衰减器提供多个数控接口,从小到大可以构建各个层次的测试网络。所构成的衰减矩阵通过模拟

导言

可编程衰减器坐落基站和终端之间,经过对射频信号的衰减操控,完成对无线信号的模仿,然后完成对测验场景的模仿。可编程衰减器供给多个数控接口,从小到大能够构建各个层次的测验网络。所构成的衰减矩阵经过模仿空口信道完成移动、切换、掩盖等多种测验项。

衰减矩阵可作为无线功用中心试验室的关键技术渠道的关键设备,是完成组网小区和很多终端用户互联通讯进程的中心单元。

1.jpg

本文介绍的可编程衰减器最高可支撑8×8输入输出的矩阵结构,供给0~120dB的通道衰减规模,精度到达0.5dB。

可编程衰减器规划

主要功用

可编程衰减器最高可支撑8×8输入输出的矩阵结构,可对终端与基站之间的多个信道进行实时式微操控,一起也能支撑各类静态测验场景长期回放。

2.jpg

硬件结构

可编程衰减器由CPU板和IO板构成。CPU板主要由CPU小体系和FPGA组成,CPU板经过FPGA-Cyclone II集中操控外接的IO板。IO板的功用主要是选用FPGA-LFXP10操控数控衰减器衰减量,完成对无线信道式微的模仿,然后完成对测验场景的模仿。

每个IO板有8个衰减通道,每个衰减通道由4个衰减规模为31.5dB的数控衰减器构成。一个CPU板可外接8个IO板,因而可对8×8个无线通道进行衰减。

图3展现了可编程衰减器的8×8结构。本衰减器可对任一路无线信道模仿其它无线信道对其的影响。经过调理其它信道与该信道之间的衰减值,就可在试验室模仿杂乱的外场环境。

逻辑规划

可编程衰减器的中心技术在于其逻辑规划上。可编程衰减器的逻辑结构依据其功用分为两部分:实时衰减操控和静态场景回放。

实时衰减操控

实时衰减操控形式是指用户实时经过CPU下发各个通道之间的衰减值来操控不同无线信道的衰减,衰减值一旦下发,相应的无线信道的衰减器就会当即收效。

CPU与FPGA之间选用LOCAL BUS进行通讯。在FPGA中对0~7个IO板接口分配不同的地址,操控译码/通道挑选模块经过LOCAL BUS的地址线来挑选对应的IO板;每个衰减器需求8bit的衰减量,3bit的通道编码,因而LOCAL BUS数据线上共有11bit有用数据。

译码模块将这11bit数据中3bit的通道编码译码成对应的通道,将8bit的衰减值下发到对应通道的数控衰减器上。

静态场景回放

静态场景回放是用户将某个外场环境下各个无线信道的动态衰减参数记载下来,记载时刻可长达数周。将这些数据下发给可编程衰减器即可在试验室内长期模仿各类杂乱的外场环境。

在该场景下,LOCAL BUS的数据线除传输衰减值外还要传32bit的时刻数据,每一bit代表1ms的时刻,32bit就可支撑最长7周的场景回放。

FPGA首先将32Mbit的DDRA写满数据,然后守时操控主动发动,从DDRA中读取守时数据和衰减值,将守时数据供给给守时器。

当守时器计时到守时数据代表的时刻点时将该时刻的衰减值下发到对应通道的衰减器上,完成无线信道衰减随时刻动态改变的场景;一起FPGA持续将CPU下发的数据写到DDRB中。当DDRB充溢后,CPU暂停下发数据,直到DDRA数据读取结束,此刻FPGA切换到读取DDRB的数据,持续向DDRA写入新的数据。
FPGA外挂的两个DDR构成乒乓结构,使可编程衰减器能完成长期不间断的场景回放。

测验成果

1.jpg

图7展现了可编程衰减器单通道在衰减规模内的衰减精度。从图中能够看到,在0~80dB的衰减规模内衰减精度能够到达0.5dB;在80dB~120dB衰减规模内衰减精度到达1dB。

2.jpg

图8展现了静态场景回放的某一个时刻段内可编程衰减器一个无线信道内衰减改变。在该形式下本衰减器可在1ms的时刻距离内完成0~120dB的衰减跳变。

3.jpg

定论

本文介绍了一种衰减规模可达120dB,衰减精度为0.5dB的可编程衰减器规划。该衰减器可在试验室环境中完成杂乱的外场环境,可大大节约终端设备测验的本钱和时刻。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/dianlu/289242.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部