您的位置 首页 芯闻

74ls138译码器内部电路逻辑图功能表简略使用

本站为您提供的74ls138译码器内部电路逻辑图功能表简单应用,74ls138译码器内部电路逻辑图功能表简单应用
74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下:

74ls138译码器内部电路逻辑图功用表简略使用

74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138作业原理如下:
当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为
低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低
电平译出。

74LS138的效果:
使用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反
相器还可级联扩展成 32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器

 

用与非门组成的3线-8线译码器74LS138


<74ls138译码器内部电路>

3线-8线译码器74LS138的功用表


<74ls138功用表>

不管从逻辑图仍是功用表咱们都能够看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不作业状况,要么只要一个为低电平0,其他7个输出管脚全为高电平1。假如呈现两个输出管脚在同一个时刻为0的状况,阐明该芯片现已损坏。

当附加操控门的输出为高电平(S=1)时,可由逻辑图写出


<74ls138逻辑图>

由上式能够看出,在同一个时刻又是这三个变量的悉数最小项的译码输出,所以也把这种译码器叫做最小项译码器。

71LS138有三个附加的操控端、和。当、时,输出为高电平(S=1),译码器处于作业状况。不然,译码器被制止,一切的输出端被封锁在高电平,如表3.3.5所示。这三个操控端也叫做“片选”输入端,使用片选的效果能够将多篇衔接起来以扩展译码器的功用。

带操控输入端的译码器又是一个完好的数据分配器。在图3.3.8电路中假如把作为“数据”输入端(在同一个时刻),而将作为“地址”输入端,那么从送来的数据只能经过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外满是高电平,因而的数据以反码的方式从输出,而不会被送到其他任何一个输出端上。

例2. 74LS138 3-8译码器的各输入端的衔接状况及第六脚()输入信号A的波形如下图所示。试画出八个输出管脚的波形。

解:由74LS138的功用表知,当(A为低电平段)译码器不作业,8个输出管脚全为高电平,当(A为高电平段)译码器处于作业状况。因所以其他7个管脚输出全为高电平,因而可知,在输入信号A的效果下,8个输出管脚的波形如下:

即与A反相;

其他各管脚的输出恒等于1(高电平)与A的波形无关。

 

【例3.3.2】 试用两片3线-8线译码器74LS138组成4线-16线译码器,将输入的4位二进制代码译成16个独立的低电平信号。

解:由图3.3.8可见,74LS138仅有3个地址输入端。假如想对4位二进制代码,只能使用一个附加操控端(傍边的一个)作为第四个地址输入端。

取第(1)片74LS138的和作为它的第四个地址输入端(在同一个时刻令),取第(2)片的作为它的第四个地址输入端(在同一个时刻令),取两片的、、,并将第(1)片的和接至,将第(2)片的接至,如图3.3.9所示,所以得到两片74LS138的输出分别为

 

图3.3.9 用两片74LS138接成的4线-16线译码器

式(3.3.8)表明时第(1)片74LS138作业而第(2)片74LS138制止,将的0000~0111这8个代码译成8个低电平信号。而式(3.3.9)表明时,第(2)片74LS138作业,第(1)片74LS138制止,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器扩展成一个4线-16线的译码器了。

同理,也可一用两个带操控端的4线-16线译码器接成一个5线-32线译码器。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/news/xinwen/76951.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部