您的位置 首页 5G

根据Virtex系列FPGA的可编程嵌入式信号

摘要:介绍了基于Virtex系列FPGA和TMS320C40DSP的可编程通用信号处理背板的设计和制作;并对Virtex系列FPGA的性能和特点进行了分析;同时还叙述了可编程通用

摘要:介绍了根据Virtex系列FPGA和TMS320C40DSP的可编程通用信号处理背板的规划和制造;并对Virtex系列FPGA的功用和特色进行了剖析;一起还叙说了可编程通用信号处理背板的调试;最终给出了背板运用开发实例。

要害词:Virtex系列 现场可编程逻辑门阵列(FPGA) TMS320C40数字信号处理器(DSP)

现场可编程逻辑门阵列(FPGA)和高功用数字信号处理器(DSP)是高速信号处理范畴两大要害器材,FPGA和DSP的运算速度及并行处理效能成为限制高速信号处理运用的首要因素。FPGA以其规划灵敏性及硬件高密度性在高速信号处理范畴显示出愈来愈重要的效果。Xilinx公司最新推出的Virtex系列FPGA。是一种选用5层0.22μm CMOS工艺的高功用、大容量现场可编程逻辑门阵列,其体系门密度高达100万门,体系功用可达200MHz,可挑选装备为多种接口规范,内部含有丰厚的布线资源,其SelectRAM和BlockRAM可灵敏地装备为SRAM、FIFO、DPRAM、CAM等多种形式的存储单元。Virtex系列FPGA含有极其丰厚的I/O资源,可灵敏地与TMS320C40DSP接口,与DSP合作可完结杂乱的信号处理功用。C40DSP含有两组外部总线资源和6个高速通讯口,可便利地进行多DSP扩展,以进步体系信号处理的功用。

在对Virtex系列FPGA进行充沛了解和研讨的基础上,结合对XC4000系列FPGA和DSP背板开发规划经历,研发出了根据XCV200/300PQFP240和TMS320C40的可编程嵌入式高速信号处理背板。背板选用了针对体系需求自行开发的XPCI总线,背板可脱离实践运用体系进行独立的面向运用的规划和调试,也可依照XPCI总线规范便利地嵌入到实践运用体系中,成为体系的一部分进行联合调试。

对可编程嵌入式信号处理背板进行全面综合测试的结果表明,背板功用达到了预期规划要求,作业状况安稳。咱们还针对实践运用开发了一些FPGA模块和DSP程序。

1 Virtex系列FPGA功用简介

在前几代FPGA开发的基础上,Virtex系列FPGA结合了多种可编程体系的特征,选用了快速灵敏的层次性互连布线资源和先进的处理技能,供给了高速度、大容量的逻辑解决方案,进一步缩短了数字信号处理体系的开发周期。与前几代FPGA比较,Virtex系列FPGA的特性首要体现在以下几个方面:

(1)更高的处理速度和更高的逻辑门密度。Virtex系列最大体系门数高达100万门,体系功用可达200MHz,其间比较常用的几个功用模块功用如表1所示。

表1 Virtex 系列FPGA几个常用功用模块的功用

1.jpg

(2)更多可兼容的I/O接口规范。Virtex系列可兼容16种高功用接口规范,可直接与ZBTRAM器材接口,且其共同的I/O分组方法可使多种不同电压规范接口在同一片FPGA上完成。

(3)片内时钟办理电路。Virtex系列内部包含4个灵敏的延时锁相环用于高档时钟办理,可完成倍频、分频、锁相等功用,此外还有4个主大局时钟网络和24个从本地时钟网络,以完成高速时钟的传输。

(4)层次性存储办理体系。Virtex系列内部查找单元可装备为16bit和32bitRAM、16bitDPRAM或16bit移位寄存器,其BlockRAM资源可装备为4kbitDPRAM或FIFO、CAM等存储器材,且供给了高速外部RAM接口。

(5)愈加灵敏的体系结构。杂乱的进位逻辑链进步了算术逻辑功用,杂乱的乘法器支撑,级联链支撑宽位输入模块,丰厚的带时钟使能的寄存器和锁存器,支撑异步和同步复位及置位,支撑IEEE1149.1鸿沟扫描逻辑。

(6)根据SRAM的在体系可重构技能。可无限次重复编程,包含主串、从串、SelectRAM和JTAG四种装备形式,支撑部分重构。

2 根据Virtex系列FPGA的可编程嵌入式信号处理背板的规划

因为对Virtex系列FPGA进行了充沛了解和了解,咱们研发了根据自行开发的XPCI总线的可编程嵌入式信号处理背板。因为Virtex系列FPGA内部结构相同,外部引脚兼容,只是在体系门数上有所区别,咱们选用了XCV200PQ240-4作为可编程嵌入式信号处理背板的主处理芯片,与FPGA接口的DSP选用功用强大、接口灵敏的TMS320C40DSP。背板中DSP的运用意图是对FPGA进行办理和操控、对FPGA处理结果进行剖析、经过DSP软件完成其他相关功用,以进步体系规划的灵敏性。C40DSP具有两组外部总线资源和6个高速通讯口,能便利灵敏地完成体系扩展。背板中FPGA可根据规划需求挑选不同规划的芯片。

背板上首要包含1片XCV200PQ240FPGA、1片TMS320C40DSP、1片XC9536CPLD、1片EDI8L512SRAM(512K×32bit)、1片AT49020Flash2Mbit、DSP调试JTAG接口、FPGA调试X_Checker接口、CPLD调试JTAG接口、自行开发XPCI接口及5个独立DSP通讯口。背板一切器材除DSP外均选用贴片封装、双面装焊,使得背板的尺度较小(76mm×127mm×12mm),DSP外围512K×32bitSRAM使得背板体系能够满意大部分运用程序的要求。2MbitFlash用于固化FPGA装备和DSP运用程序代码。背板体系既能够独立作业(Standalone方法),也能够经过XPCI总线嵌入体系作业(Plug_in方法)。

背板体系以40MHz晶振输出作为时钟,C40DSP作业在40MHz时钟下,XCV200FPGA以40MHz时钟作为输入,在内部经过DDL电路可将内部作业时钟倍频到180MHz。DSP经过本地总线(LA0..30、LD0..31)以TTL兼容方法与FPGA接口,占用FPGA 65bit I/O资源;DSP经过本地总线对FPGA进行装备、参数设置及数据交换,完成软硬件之间的协同处理。

Virtex系列FPGA内部供电电压为2.5V,I/O经过VCCO和VREF操控完成与各种电平接口之间的兼容;与TTL兼容的VCCO操控电压为3.3V,VREF作为一般I/O运用;Virtex的I/O分组方法完成使得不同电平接口得以在同一芯片规划中共存。

背板经过168线XPCI总线与外部体系接口,XPCI总线首要包含三大部分:电源接口、FPGA的可编程I/O口、DSP接口。电源接口包含给DSP、CLPD、SRAM及其他TTL逻辑供电的5V电源,给XCV200PQ240等Virtex系列FPGA内部作业逻辑供电的2.5V电源,I/O接口供电电平VCCO和分组参阅电平VREF(Bank0~Bank7FPGA可编程I/O接口首要供给了64个从Virtex系列FPGA引出的可编程I/O引脚,用于规划特定逻辑;DSP接口供给了TMS320C40DSP主总线接口、中断口和通讯端口0及TCLK0和TCLK1,用于体系扩展及与用户程序之间的数据交换。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/yingyong/5g/321904.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部