74ls160介绍
·用于快速计数的内部超前进位
·用于n 位级联的进位输出
·同步可编程序
·有置数操控线
·二极管箝位输入
·直接清零
·同步计数
74ls160是十进制计数器,也就是说它只能记十个数从0000-1001(0-9)到9之后再来时钟就回到0,首先是clk,这是时钟。之后是rco,这是输出,MR是复位低电频有用(图上接线前面花圈的都是低电平有用)load是置数信号,当他为低电平时,在一直效果下读入D0到D3。为了使161正常作业ENP和ENT接1别的D0到D3是置数端Q0到Q3是输出端。
这种同步可预置十进计数器是由四个D型触发器和若干个门电路构成,内部有超前进位,具有计数、置数、制止、直接(异步)清零等功用。对一切触发器一起加上时钟,使妥当计数使能输入和内部分宣布指令时输出改动互相协调共同而完成同步作业。这种作业方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器。
这种计数器是可全编程的,即输出可预置到任何电平。当预置是同步时,在置数输入大将树立一低电平,制止计数,并在下一个时钟之后不论使能输入是何电平,输出都与树立数据共同。铲除是异步的(直接清零),不论时钟输入、置数输入、使能输入为何电平,铲除输入端的低电平把一切四个触发器的输出直接置为低电平。
超前进位电路无须另加门,即可级联出n位同步运用的计数器。它是借助于两个计数使能输入和一个动态进位输出来完成的。两个计数使能输入(ENP和ENT)计数时有必要是高电平,且输入ENT有必要正反馈,以便使能动态进位输出。因此被使能的动态进位输出将发作一个高电平输出脉冲,其宽度近似等于QA输出高电平。此高电平溢出进位脉冲可用来使能这以后的各个串联级。使能ENP和ENT输入的跳变不受时钟输入的影响。
电路有全独立的时钟电路。改动作业形式的操控输入(使能ENP、ENT或清零)纵使发作改动,直到时钟发作停止,都没有什么影响。计数器的功用(不论使能、不使能、置数或计数)完全由稳态树立时刻和坚持时刻所要求的条件来决议。
74ls160逻辑图
74LS161介绍
74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和坚持功用,具有进位输出端,能够串接计数器运用。
74LS161的引脚摆放和逻辑功用如图1所示。各引出端的逻辑功用如下。1脚为清零端/RD,低电平有用。2脚为时钟脉冲输入端CP,上升沿有用(CP↑)。3~6脚为数据输入端A0~A3,可预置恣意四位二进制数。7脚和10脚分别为计数操控端EP和ET,当其中有一脚为低电平时计数器坚持状况不变,当均为高电平时为计数状况。9脚为同步并行置数操控端/LD,低电平有用。11~14脚为数据输出端QQ30~。15脚为进位输出端RCO,高电平有用。74LS161可编程度数器的真值表如下。
表 74LS161可编程度数器的真值表
74ls161和74ls160 有什么差异?
74ls161为四位二进制,74ls160 为2-10进制;且都为同步可预置计数器。
74ls161 是4位二进制同步计数器(直接铲除),74ls160 是4位十进制同步计数器(直接铲除)。