何谓使用者经历,怎么提高使用者经历?

根据国际标准化组织ISO 9241-210规范,使用者经验定义如下:当用户在接触产品、系统、服务后,所产生的感知反应与回馈。使用者经验包含使用者的情绪、信念、偏好、认知、生理及心理反应、行为及成就来

广告

Cellular无线测验的要点考量要素

针对Cellular的领域,LitePoint为您详解在测试时需要重点考虑的因素以及解决方案。Small Cell是一种低发射功率,小范围覆盖的基站设备。Small Cell作为3G/4G宏蜂窝的补

FPGA+OpenCL双剑合璧助力Altera进军数据中心

半导体行业的趋势是什么?在当前科技日新月异、需求层出不穷的背景下,芯片厂商如何找准自己的定位以不被时代淘汰?近日,EEWORLD记者有幸借助在硅谷举办的euroasia PRESS 拜访Altera

FPGA与CPLD的区分和分类

FPGA与CPLD的区分和分类

FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是:将以乘积项结构方式构成逻辑行为的器件称为CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、A

FPGA内建处理器 加快软硬协同规划速度

在所谓的嵌入式设计领域,FPGA(可编程逻辑闸阵列)亦可属于该领域的阵营之一,但随着ARM的开疆辟土,ARM在嵌入式领域也有相当优异的成绩表现。赛灵思(Xilinx)FAE经理罗志恺直言,在产业界里,

一种FPGA高速拜访USB设备的设计方案

摘要:针对FPGA访问USB设备存在传输速率低、资源消耗大、开发复杂的缺点,提出了一种将ARM处理器与FPGA相结合实现高速访问USB设备的方案。该方案利用ARM处理器的USB Host读取USB设

选用Altera 10代FPGA完成低延时小尺度规划

由于电子设计日渐复杂,设计人员通常需要采用各种不同类型的功能,但他们无法具备所有的专业知识、资源和时间。这促使了半导体知识产权(SIP)市场的增长,预计2017年将达到57亿美元。某些复杂设计使用的各

根据FPGA的F-RAM防掉电规划

摘要 在复杂实验条件下,需采用非易失性铁电存储器记录重要数据。为防止二次上电时实验数据被覆盖,需设计防掉电功能。文中介绍了一种F-RAM的防棹电设计思路,并基于现场可编程门阵列实现,板级验证工作正常

Xilinx 开源TCL库正式发布

用于共享工具命令语言脚本的开源库已发布在GitHub.com上。在过去五年里,赛灵思把战略重点放在设计方法和工具上,通过提供业界最先进、最全面的开发环境,解决生产力问题,加快设计周期,促使产品更快上市

FPGA工程师的研制之道――总线的研讨

如果设计中有多个模块,每个模块内部有许多寄存器或者存储块需要配置或者提供读出那么实现方式有多种,主要如下:实现方式一:可以在模块顶部将所有寄存器引出,提供统一的模块进行配置和读出。这种方式简单是简单,

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部