您的位置 首页 分销

硬件工程师谈高速PCB信号走线规矩TOP9

规则一:高速信号走线屏蔽规则在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。图

  规矩一:高速信号走线屏蔽规矩

  在高速的PCB规划中,时钟等要害的高速信号线,走线需求进行屏蔽处理,假如没有屏蔽或只屏蔽了部分,都会形成EMI的走漏。主张屏蔽线,每1000mil,打孔接地。

  图1 高速信号线

  规矩二:高速信号的走线闭环规矩

  因为PCB板的密度越来越高,许多PCB LAYOUT工程师在走线的过程中,很简单呈现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时分发生了闭环的成果,这样的闭环成果将发生环形天线,添加EMI的辐射强度。

  图2 闭环规矩

  规矩三:高速信号的走线开环规矩

  规矩二说到高速信号的闭环会形成EMI辐射,但是开环同样会形成EMI辐射。

  时钟信号等高速信号网络,在多层的PCB走线的时分一旦发生了开环的成果,将发生线形天线,添加EMI的辐射强度。

  图3 开环规矩

  规矩四:高速信号的特性阻抗接连规矩

  高速信号,在层与层之间切换的时分有必要确保特性阻抗的接连,否则会添加EMI的辐射。也就是说,同层的布线的宽度有必要接连,不同层的走线阻抗有必要接连。

  图4 特性阻抗接连规矩

  规矩五:高速PCB规划的布线方向规矩

  相邻两层间的走线有必要遵从笔直走线的准则,否则会形成线间的串扰,添加EMI辐射。

  简而言之,相邻的布线层遵从横平竖垂的布线方向,笔直的布线能够按捺线间的串扰。

  图5 布线方向

  规矩六:高速PCB规划中的拓扑结构规矩

  在高速PCB规划中,线路板特性阻抗的操控和多负载状况下的拓扑结构的规划,直接决议着产品的成功仍是失利。

  图示为菊花链式拓扑结构,一般用于几Mhz的状况下为益。高速PCB规划中主张运用后端的星形对称结构。

  图6 拓扑结构

  规矩七:走线长度的谐振规矩

  查看信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时分的整数倍时,此布线将发生谐振,而谐振就会辐射电磁波,发生搅扰。

  图7 谐振规矩

  规矩八:回流途径规矩

  一切的高速信号有必要有杰出的回流途径。尽可能地确保时钟等高速信号的回流途径最小。否则会极大的添加辐射,而且辐射的巨细和信号途径和回流途径所围住的面积成正比。

  图8 回流途径

  规矩九:器材的退耦电容摆放规矩

  退耦电容的摆放的方位十分的重要。摆放不合理底子起不到退耦的作用。其准则是:接近电源的管脚,而且电容的电源走线和地线所围住的面积最小。

  图9 退耦%&&&&&%

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/bandaoti/fenxiao/184760.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部