您的位置 首页 制造

怎样才能做出一块好的PCB板?

怎样才能做出一块好的PCB板?-大家都知道做PCB板就是把设计好的原理图变成一块实实在在的PCB电路板,请别小看这一过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现

  

  咱们都知道做PCB板便是把规划好的原理图变成一块实实在在的PCB电路板,请别小看这一进程,有许多原理上行得通的东西在工程中却难以完结,或是他人能完结的东西另一些人却完结不了,因此说做一块PCB板不难,但要做好一块PCB板却不是一件简单的作业微电子范畴的两大难点在于高频信号和弱小信号的处理,在这方面PCB制造水平就显得特别重要,相同的原理规划,相同的元器材,不同的人制造出来的PCB就具有不同的成果,那么怎么才干做出一块好的PCB 板呢? 依据咱们以往的经历,想就以下几方面谈谈自己的观点:

  一、要清晰规划方针

  接遭到一个规划使命,首先要清晰其规划方针,是一般的PCB板高频PCB板小信号处理PCB板仍是既有高频率又有小信号处理的PCB板假如是一般的PCB 板,只需做到布局布线合理规整,机械尺度准确无误即可,如有中负载线和长线,就要选用必定的手法进行处理,减轻负载,长线要加强驱动,重点是避免长线反射当板上有超越40MHz的信号线时就要对这些信号线进行特别的考虑比方线间串扰等问题假如频率更高一些对布线的长度就有更严厉的约束。

  依据散布参数的网络理论高速电路与其连线间的相互效果是决议性要素在体系规划时不能疏忽,跟着门传输速度的进步在信号线上的对立将会相应添加相邻信号线间的串扰将成正比地添加一般高速电路的功耗和热耗散也都很大。

  在做高速PCB时应引起满意的注重当板上有毫伏级乃至微伏级的弱小信号时对这些信号线就需求特别的照顾小信号因为太弱小非常简单遭到其它强信号的搅扰屏蔽办法常常是必要的否则将大大下降信噪比以致于有用信号被噪声吞没不能有效地提取出来对板子的调测也要在规划阶段加以考虑测验点的物理方位测验点的阻隔等要素不行疏忽因为有些小信号和高频信号是不能直接把探头加上去进行丈量的,此外还要考虑其他一些相关要素如板子层数选用元器材的封装外形板子的机械强度等在做PCB板子前要做出对该规划的规划方针心中有数。

  二、了解所用元器材的功能对布局布线的要求

  咱们知道有些特别元器材在布局布线时有特别的要求比方LOTI和APH所用的模仿信号扩大器模仿信号扩大器对电源要求要平稳纹波小模仿小信号部分要尽量远离功率器材在OTI板上小信号扩大部分还专门加有屏蔽罩把杂散的电磁搅扰给屏蔽掉NTOI板上用的GLINK芯片选用的是ECL工艺功耗大发热凶猛对散热问题有必要在布局时就有必要进行特别考虑若选用天然散热。

  要把GLINK芯片放在空气流通比较顺利的当地并且散出来的热量还不能对其它芯片构成大的影响假如板子上装有喇叭或其他大功率的器材有可能对电源形成严峻的污染这一点也应引起满意的注重。。

  三、元器材布局的考虑元器材的布局

  首先要考虑的一个要素便是电功能把连线关系密切的元器材尽量放在一同特别对一些高速线布局时就要使它尽可能地短功率信号和小信号器材要分隔在满意电路功能的前提下还要考虑元器材摆放规整漂亮便于测验板子的机械尺度插座的方位等也需仔细考虑高速体系中的接地和互连线上的传输推迟时刻也是在体系规划时首先要考虑的要素信号线上的传输时刻对总的体系速度影响很大,特别是对高速的ECL电路尽管集成电路块自身速度很高,但因为在底板上用一般的互连线每30cm线长约有2ns的推迟量带来推迟时刻的添加可使体系速度大为下降。象移位寄存器同步计数器。

  这种同步作业部件最好放在同一块插件板上因为到不同插件板上的时钟信号的传输推迟时刻不持平可能使移位寄存器产主过错若不能放在一块板上则在同步是要害的当地从公共时钟源连到各插件板的时钟线的长度有必要持平四对布线的考虑跟着OTNI和星形光纤网的规划完结今后会有更多的100MHz以上的具有高速信号线的板子需求规划这儿将介绍高速线的一些根本概念

  1、传输线印制电路板上的任何一条长的信号通路都能够视为一种传输线假如该线的传输推迟时刻比信号上升时刻短得多那么信号上升期间所产主的反射都将被吞没不再呈现过冲反冲和振铃对现时大多数的MOS电路来说因为上升时刻对线传输推迟时刻之比大得多所以走线可长以米计而无信号失真而关于速度较快的逻辑电路特别是超高速ECL %&&&&&%来说因为边际速度的增快若无其它办法走线的长度有必要大大缩短以坚持信号的完好性有两种办法能使高速电路。

  在相对长的线上作业而无严峻的波形失真TTL对快速下降边际选用肖特基二极管箝位办法使过冲量被箝制在比地电位低一个二极管压降的电平上这就削减了后边的反冲起伏,较慢的上升边际答应有过冲但它被在电平H状况下电路的相对高的输出阻抗5080所衰减此外因为电平H状况的抗扰度较大使反冲问题并不非常杰出对HCT系列的器材若选用肖特基二极管箝位和串联电阻端接办法相结合其改进的效果将会愈加显着。

  当沿信号线有扇出时在较高的位速率和较快的边际速率下上述介绍的TTL整形办法显得有些缺乏因为线中存在着反射波它们在高位速率下将趋于组成然后引起信号严峻失真和抗搅扰才能下降因此为了处理反射问题在ECL体系中一般运用别的一种办法线阻抗匹配法用这种办法能使反射遭到操控信号的完好性得到确保严厉他说关于有较慢边际速度的惯例TTL和CMOS器材来说传输线并不是非常需求的。对有较快边际速度的高速ECL器材传输线也不总是需求的可是当运用传输线时它们具有能猜测连线时延和经过阻抗匹配来操控反射和振动的长处:

  1、决议是否选用传输线的根本要素有以下五个它们是1体系信号的沿速率

  2、连线距离3容性负载(扇出的多少)

  3、电阻性负载线的端接办法5答应的反冲和过冲百分比沟通抗扰度的下降程度2传输线的几种类型

  (1) 同轴电缆和双绞线它们常常用在体系与体系之间的衔接同轴电缆的特性阻抗一般有50和75双绞线一般为110 2印制板上的微带线微带线是一根带状导(信号线)与地平面之间用一种电介质阻隔开假如线的厚度宽度以及与地平面之间的距离是可操控的则它的特性阻抗也是能够操控的微带线的特性阻抗Z0为式中Er为印制板介质资料的相对介电常数。

  4、为介电质层的厚度W为线的宽度t为线的厚度单位长度微带线的传输推迟时刻只是取决于介电常数而与线的宽度或距离无关。

  规划者的喜好和体系的要求而定 ,并联端接线的首要长处是体系速度快和信号在线上传输完好无失真长线上的负载,既不会影响驱动长线的驱动门的传输推迟时刻,又不会影响它的信号边际速度,但将使信号沿该长线的传输推迟时刻增大在驱动大扇出时负载可经分支短线沿线散布而不象串联端接中那样有必要把负载集总在线的终端串联端接办法使电路有驱动几条平行负载线的才能串联端接线。因为容性负载所引起的推迟时刻增量约比相应并联端接线的大一倍而短线则因容性负载使边际速度怠慢和驱动门推迟时刻增大可是串联端接线的串扰比并联端接线的要小其首要原因是沿串联端接线传送的信号起伏。

  只是是二分之一的逻辑摆幅因此开关电流也只要并联端接的开关电流的一半信号能量小串扰也就小,二PCB板的布线技能做PCB时是选用双面板仍是多层板要看最高作业频率和电路体系的杂乱程度以及对拼装密度的要求来决议在时钟频率超越200MHZ时,最好选用多层板假如作业频率超越350MHz最好选用以聚四氟乙烯作为介质层的印制电路板。因为它的高频衰耗要小些寄生电容要小些传输速度要快些还因为Z0较大而省功耗对印制电路板的走线有如下准则要求1一切平行信号线之间要尽量留有较大的距离以削减串扰假如有两条相距较近的信号线最好在两线之间走一条接地线这样能够起到屏蔽效果。

  (2) 规划信号传输线时要避免急拐弯以防传输线特性阻抗的骤变而发生反射,要尽量规划成具有必定尺度的均匀的圆弧线印制线的宽度可依据上述微带线和带状线的特性阻抗核算公式核算印制电路板上的微带线的特性阻抗一般在50120之间要想得到大的特性阻抗线宽,有必要做得很窄但很细的线条又不简单制造归纳各种要素考虑一般挑选68左右的阻抗值比较适宜,因为挑选68的特性阻抗能够在推迟时刻和功耗之间到达最佳平衡一条50的传输线将耗费更多的功率较大的阻抗当然能够使耗费功率削减,但会使传输推迟时刻。

  憎大因为负线电容会形成传输推迟时刻的增大和特性阻抗的下降,但特性阻抗很低的线段单位长度的本征电容比较大所以传输推迟时刻及特性阻抗受负载%&&&&&%的影响较小。具有恰当端接的传输线的一个重要特征是分枝短线对线推迟时刻应没有什么影响。当Z0为50时分枝短线的长度有必要约束在25cm以内避免呈现很大的振铃。

  4、关于双面板或六层板中走四层线,电路板两面的线要相互笔直以避免相互感应产主串扰。

  5、印制板上若装有大电流器材如继电器指示灯喇叭等它们的地线最好要分隔单独走以削减地线上的噪声,这些大电流器材的地线应连到插件板和背板上的一个独立的地总线上去,并且这些独立的地线还应该与整个体系的接地址相衔接。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/bandaoti/zhizao/176771.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部