您的位置 首页 方案

pcb布线心得(流程详解、元件布局布线与EMC)

pcb布线技巧,轻松搞定布线、布局,主要包括:一、元件布局基本规则;二、元件布线规则;为增加系统的抗电磁干扰能力采取措施;3、降低噪声与电磁干扰的一些经验等.一、元件布局基本规则1.按电路

  pcb布线技巧,轻松搞定布线、布局,首要包含:一、元件布局根本规矩;二、元件布线规矩;为添加体系的抗电磁搅扰才能采纳方法;3、下降噪声与电磁搅扰的一些经历等.

  一、元件布局根本规矩

  1. 按电路模块进行布局,完结同一功用的相关电路称为一个模块,电路模块中的元件应选用就近集*则,一起数字电路和模仿电路分隔;

  2.定位孔、规范孔等非装置孔周围1.27mm 内不得贴装元、器材,螺钉等装置孔周围3.5mm(关于M2.5)、4mm(关于M3)内不得贴装元器材;

  3. 卧装电阻、电感(插件)、电解电容等元件的下方防止布过孔,防止波峰焊后过孔与元件壳体短路;

  4. 元器材的外侧距板边的间隔为5mm;

  5. 贴装元件焊盘的外侧与相邻插装元件的外侧间隔大于2mm;

  6. 金属壳体元器材和金属件(屏蔽盒等)不能与其它元器材相碰,不能紧贴印制线、焊盘,其间隔应大于2mm。定位孔、紧固件装置孔、椭圆孔及板中其它方孔外侧距板边的尺度大于3mm;

  7. 发热元件不能紧邻导线和热敏元件;高热器材要均衡散布;

  8. 电源插座要尽量安置在印制板的四周,电源插座与其相连的汇流条接线端应安置在同侧。特别应留意不要把电源插座及其它焊接衔接器安置在衔接器之间,以利于这些插座、衔接器的焊接及电源线缆规划和扎线。电源插座及焊接衔接器的安置间隔应考虑便利电源插头的插拔;

  9. 其它元器材的安置:

  一切IC元件单边对齐,有极性元件极性标明清晰,同一印制板上极性标明不得多于两个方向,呈现两个方向时,两个方向相互笔直;

  10、板面布线应疏密妥当,当疏密不同太大时应以网状铜箔填充,网格大于8mil(或0.2mm);

  11、贴片焊盘上不能有通孔,防止焊膏丢失构成元件虚焊。重要信号线禁绝从插座脚间穿过;

  12、贴片单边对齐,字符方向共同,封装方向共同;

  13、有极性的器材在以同一板上的极性标明方向尽量保持共同。

  二、元件布线规矩

  1、画定布线区域距PCB板边≤1mm的区域内,以及装置孔周围1mm内,制止布线;

  2、电源线尽或许的宽,不该低于18mil;信号线宽不该低于12mil;cpu入出线不该低于10mil(或8mil);线间隔不低于10mil;

  3、正常过孔不低于30mil;

  4、 双列直插:焊盘60mil,孔径40mil;

  1/4W电阻: 51*55mil(0805表贴);直插时焊盘62mil,孔径42mil;

  无极电容: 51*55mil(0805表贴);直插时焊盘50mil,孔径28mil;

  5、 留意电源线与地线应尽或许呈放射状,以及信号线不能呈现回环走线。

  三、PCB规划流程

  一般PCB根本规划流程如下:前期预备-PCB结构规划-PCB布局-布线-布线优化和丝印-网络和DRC查看和结构查看-制版。

  榜首:前期预备。这包含预备元件库和原理图。“工欲善其事,必先利其器”,要做出一块好的板子,除了要规划好原理之外,还要画得好。在进行PCB规划之 前,首要要预备好原理图SCH的元件库和PCB的元件库。元件库能够用peotel 自带的库,但一般状况下很难找到适宜的,最好是自己依据所选器材的规范尺度资料自己做元件库。准则上先做PCB的元件库,再做SCH的元件库。PCB的元 件库要求较高,它直接影响板子的装置;SCH的元件库要求相对比较松,只需留意界说好管脚特点和与PCB元件的对应联系就行。PS:留意规范库中的躲藏管 脚。之后便是原理图的规划,做好后就预备开端做PCB规划了。

  第二:PCB结构规划。这一步依据现已承认的电路板尺度和各项机械定位,在PCB 规划环境下制作PCB板面,并按定位要求放置所需的接插件、按键/开关、螺丝孔、装置孔等等。并充分考虑和承认布线区域和非布线区域(如螺丝孔周围多大规模归于非布线区域)。

  第三:PCB布局。布局说白了便是在板子上放器材。这时假设前面讲到的预备作业都做好的话,就能够在原理图上生成网络表 (Design-》Create Netlist),之后在PCB图上导入网络表(Design-》Load Nets)。就看见器材哗啦啦的全堆上去了,各管脚之间还有飞线提示衔接。然后就能够对器材布局了。

  一般布局按如下准则进行:

  ①. 按电气功用合理分区,一般分为:数字电路区(即怕搅扰、又发生搅扰)、模仿电路区(怕搅扰)、功率驱动区(搅扰源);

  ②. 完结同一功用的电路,应尽量接近放置,并调整各元器材以确保连线最为简练;一起,调整各功用块间的相对方位使功用块间的连线最简练;

  ③. 关于质量大的元器材应考虑装置方位和装置强度;发热元件应与温度灵敏元件分隔放置,必要时还应考虑热对流方法;

  ④. I/O驱动器材尽量接近印刷板的边、接近引出接插件;

  ⑤. 时钟发生器(如:晶振或钟振)要尽量接近用到该时钟的器材;

  ⑥. 在每个集成电路的电源输入脚和地之间,需加一个去耦电容(一般选用高频功用好的独石电容);电路板空间较密时,也可在几个集成电路周围加一个钽电容

  ⑦. 继电器线圈处要加放电二极管(1N4148即可); ⑧. 布局要求要均衡,疏密有序,不能虎头蛇尾或一头沉

  ——需求特别留意,在放置元器材时,一定要考虑元器材的实践尺度巨细(所占面积和高度)、元器材之间的相对方位,以确保电路板的电气功用和出产装置的可行 性和便利性一起,应该在确保上面准则能够表现的前提下,恰当批改器材的摆放,使之规整漂亮,如相同的器材要摆放规整、方向共同,不能摆得“错落有致” 。

  这个进程联系到板子全体形象和下一步布线的难易程度,所以一点要花大力气去考虑。布局时,对不太必定的当地能够先作开始布线,充分考虑。

  第四:布线。布线是整个PCB规划中最重要的工序。这将直接影响着PCB板的功用好坏。在PCB的规划进程中,布线一般有这么三种境地的区分:首要是布 通,这时PCB规划时的最根本的要求。假设线路都没布通,搞得处处是飞线,那将是一块不合格的板子,能够说还没入门。其次是电器功用的满意。这是衡量一块 印刷电路板是否合格的规范。这是在布通之后,仔细调整布线,使其能抵达最佳的电器功用。接着是漂亮。假设你的布线布通了,也没有什么影响电器功用的当地, 可是一眼看过去乱七八糟的,加上五光十色、花花绿绿的,那就算你的电器功用怎样好,在他人眼里仍是废物一块。这样给测验和修理带来极大的不便利。布线要规整 齐截,不能犬牙交错毫无规矩。这些都要在确保电器功用和满意其他单个要求的状况下完结,不然便是舍近求远了。

  布线时首要按以下准则进行:

  ①. 一般状况下,首要应对电源线和地线进行布线,以确保电路板的电气功用。在条件答应的规模内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的联系 是:地线>电源线>信号线,一般信号线宽为:0.2~0.3mm,最细宽度可达0.05~0.07mm,电源线一般为1.2~2.5mm。对数字电路的 PCB可用宽的地导线组成一个回路, 即构成一个地网来运用(模仿电路的地则不能这样运用)

  ②. 预先对要求比较严厉的线(如高频线)进行布线,输入端与输出端的边线应防止相邻平行,防止发生反射搅扰。必要时应加地线阻隔,两相邻层的布线要相互笔直,平行简单发生寄生耦合。

  ③. 振荡器外壳接地,时钟线要尽量短,且不能引得处处都是。时钟振荡电路下面、特别高速逻辑电路部分要加大地的面积,而不该该走其它信号线,以使周围电场趋近于零;

  ④. 尽或许选用45o的折线布线,不行运用90o折线,以减小高频信号的辐射;(要求高的线还要用双弧线)

  ⑤. 任何信号线都不要构成环路,如不行防止,环路应尽量小;信号线的过孔要尽量少;

  ⑥. 要害的线尽量短而粗,并在两头加上保护地。

  ⑦. 经过扁平电缆传送灵敏信号和噪声场带信号时,要用“地线-信号-地线”的方法引出。

  ⑧. 要害信号应预留测验点,以便利出产和修理检测用

  ⑨. 原理图布线完结后,应对布线进行优化;一起,经开始网络查看和DRC查看无误后,对未布线区域进行地线填充,用大面积铜层作地线用,在印制板上把没被用上的当地都与地相衔接作为地线用。或是做成多层板,电源,地线各占用一层。

  ——PCB布线工艺要求 ①. 线

  一般状况下,信号线宽为0.3mm(12mil),电源线宽为0.77mm(30mil)或1.27mm(50mil);线与线之间和线与焊盘之间的间隔大于等于0.33mm(13mil),实践运用中,条件答应时应考虑加大间隔;

  布线密度较高时,可考虑(但不主张)选用IC脚间走两根线,线的宽度为0.254mm(10mil),线间隔不小于0.254mm(10mil)。特别状况下,当器材管脚较密,宽度较窄时,可按恰当减小线宽和线间隔。

  ②. 焊盘(PAD)

  焊 盘(PAD)与过渡孔(VIA)的根本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容集成电路等,选用盘/孔尺度1.6mm /0.8mm(63mil/32mil),插座、插针和二极管1N4007等,选用1.8mm/1.0mm(71mil/39mil)。实践运用中,应根 据实践元件的尺度来定,有条件时,可恰当加大焊盘尺度;

  PCB板上规划的元件装置孔径应比元件管脚的实践尺度大0.2~0.4mm左右。 ③. 过孔(VIA)

  一般为1.27mm/0.7mm(50mil/28mil);

  当布线密度较高时,过孔尺度可恰当减小,但不宜过小,可考虑选用1.0mm/0.6mm(40mil/24mil)。

  ④. 焊盘、线、过孔的间隔要求 PAD and VIA : ≥ 0.3mm(12mil) PAD and PAD : ≥ 0.3mm(12mil) PAD and TRACK : ≥ 0.3mm(12mil) TRACK and TRACK : ≥ 0.3mm(12mil) 密度较高时:

  PAD and VIA : ≥ 0.254mm(10mil) PAD and PAD : ≥ 0.254mm(10mil) PAD and TRACK : ≥ 0.254mm(10mil) TRACK and TRACK : ≥ 0.254mm(10mil)

  第五:布线优化和丝印。“没有最好的,只要更好的”!不论你怎样煞费苦心的去规划,等你画完之后,再去看一看,仍是会觉得许多当地能够批改的。一般规划的 经历是:优化布线的时刻是初度布线的时刻的两倍。感觉没什么当地需求批改之后,就能够铺铜了(Place-》polygon Plane)。铺铜一般铺地线(留意模仿地和数字地的别离),多层板时还或许需求铺电源。时关于丝印,要留意不能被器材挡住或被过孔和焊盘去掉。一起,设 计时正视元件面,底层的字应做镜像处理,防止混杂层面。

  第六:网络和DRC查看和结构查看。首要,在承认电路原理图规划无误的前提下,将所生成的PCB网络文件与原理图网络文件进行物理衔接联系的网络查看(NETCHECK),并依据输出文件成果及时对规划进行批改,以确保布线衔接联系的正确性;

  网络查看正确经往后,对PCB规划进行DRC查看,并依据输出文件成果及时对规划进行批改,以确保PCB布线的电气功用。最终需进一步对PCB的机械装置结构进行查看和承认。

  第七:制版。在此之前,最好还要有一个审阅的进程。

  PCB规划是一个考心思的作业,谁的心思密,经历高,规划出来的板子就好。所以规划时要极端仔细,充分考虑各方面的因数(比如说便于修理和查看这一项许多人就不去考虑),精雕细镂,就一定能规划出一个好板子。

  四、pcb布线心得之电磁兼容

  在研发带处理器的电子产品时,怎么进步抗搅扰才能和电磁兼容性?

  1、下面的一些体系要特别留意抗电磁搅扰:

  (1) 微操控器时钟频率特别高,总线周期特别快的体系。

  (2) 体系含有大功率,大电流驱动电路,如发生火花的继电器,大电流开关等。

  (3) 含弱小模仿信号电路以及高精度A/D改换电路的体系。

  2、为添加体系的抗电磁搅扰才能采纳如下方法:

  (1) 选用频率低的微操控器:

  选用外时钟频率低的微操控器能够有用下降噪声和进步体系的抗搅扰才能。相同频率的方波和正弦波,方波中的高频成份比正弦波多得多。尽管方波的高频成份的波的起伏,比基波小,但频率越高越简单发射出成为噪声源,微操控器发生的最有影响的高频噪声大约是时钟频率的3倍。

  (2) 减小信号传输中的畸变

  微操控器首要选用高速CMOS技能制作。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗适当高,高速CMOS电路的输出端都有适当的带载才能,即适当大的输出值,将一个门的输出端经过一段很长线引到输入阻抗适当高的输入端,反射问题就很严峻,它会引起信号畸变,添加体系噪声。当Tpd>Tr时,就成了一个传输线问题,有必要考虑信号反射,阻抗匹配等问题。

  信号在印制板上的推迟时刻与引线的特性阻抗有关,即与印制线路板资料的介电常数有关。能够粗略地以为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微操控器构成的体系中常用逻辑电话元件的Tr(规范推迟时刻)为3到18ns之间。

  在印制线路板上,信号经过一个7W的电阻和一段25cm长的引线,线上推迟时刻大致在4~20ns之间。也便是说,信号在印刷线路上的引线越短越好,最长不宜超越25cm。并且过孔数目也应尽量少,最好不多于2个。

  当信号的上升时刻快于信号推迟时刻,就要依照快电子学处理。此刻要考虑传输线的阻抗匹配,关于一块印刷线路板上的集成块之间的信号传输,要防止呈现Td>Trd的状况,印刷线路板越大体系的速度就越不能太快。

  用以下结论概括印刷线路板规划的一个规矩:

  信号在印刷板上传输,其推迟时刻不该大于所用器材的标称推迟时刻。

  (3) 减小信号线间的交*搅扰:

  A点一个上升时刻为Tr的阶跃信号经过引线AB传向B端。信号在AB线上的推迟时刻是Td。在D点,因为A点信号的向前传输,抵达B点后的信号反射和AB线的推迟,Td时刻以后会感应出一个宽度为Tr的页脉冲信号。在C点,因为AB上信号的传输与反射,会感应出一个宽度为信号在AB线上的推迟时刻的两倍,即2Td的正脉冲信号。这便是信号间的交*搅扰。搅扰信号的强度与C点信号的di/at有关,与线间间隔有关。当两信号线不是很长时,AB上看到的实践是两个脉冲的迭加。

  CMOS工艺制作的微操控由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其作业。若图中AB线是一模仿信号,这种搅扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的不和是大面积的地时,这种信号间的交*搅扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模仿信号,要防止数字电路信号线CD对AB的搅扰,AB线下方要有大面积的地,AB线到CD线的间隔要大于AB线与地间隔的2~3倍。可用部分屏蔽地,在有引结的一面引线左右两头布以地线。

  (4) 减小来自电源的噪声

  电源在向体系供给动力的一起,也将其噪声加到所供电的电源上。电路中微操控器的复位线,中断线,以及其它一些操控线最简单受外界噪声的搅扰。电网上的强搅扰经过电源进入电路,即便电池供电的体系,电池自身也有高频噪声。模仿电路中的模仿信号更饱尝不住来自电源的搅扰。

  (5) 留意印刷线板与元器材的高频特性

  在高频状况下,印刷线路板上的引线,过孔,电阻、电容、接插件的散布电感与电容等不行疏忽。电容的散布电感不行疏忽,电感的散布电容不行疏忽。电阻发生对高频信号的反射,引线的散布电容会起作用,当长度大于噪声频率相应波长的1/20时,就发生天线效应,噪声经过引线向外发射。

  印刷线路板的过孔大约引起0.6pf的电容

  一个集成电路自身的封装资料引进2~6pf电容

  一个线路板上的接插件,有520nH的散布电感。一个双列直扦的24引脚集成电路扦座,引进4~18nH的散布电感。

  这些小的散布参数关于这行较低频率下的微操控器体系中是能够疏忽不计的;而关于高速体系有必要予以特别留意。

  (6) 元件安置要合理分区

  元件在印刷线路板上摆放的方位要充分考虑抗电磁搅扰问题,准则之一是各部件之间的引线要尽量短。在布局上,要把模仿信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分隔,使相互间的信号耦合为最小。

  处理好接地线

  印刷电路板上,电源线和地线最重要。战胜电磁搅扰,最首要的手法便是接地。

  关于双面板,地线安置特别考究,经过选用单点接地法,电源和地是从电源的两头接到印刷线路板上来的,电源一个接点,地一个接点。印刷线路板上,要有多个回来地线,这些都集聚到回电源的那个接点上,便是所谓单点接地。所谓模仿地、数字地、大功率器材地开分,是指布线分隔,而最终都聚集到这个接地址上来。与印刷线路板以外的信号相连时,一般选用屏蔽电缆。关于高频和数字信号,屏蔽电缆两头都接地。低频模仿信号用的屏蔽电缆,一端接地为好。

  对噪声和搅扰十分灵敏的电路或高频噪声特别严峻的电路应该用金属罩屏蔽起来。

  (7) 用好去耦电容

  好的高频去耦电容能够去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。规划印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,供给和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器材的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH散布电感,它的并行共振频率大约在7MHz左右,也便是说关于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。

  1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的作用要好一些。在电源进入印刷板的当地和一个1uf或10uf的去高频电容往往是有利的,即便是用电池供电的体系也需求这种电容

  每10片左右的集成电路要加一片充放电电容,或称为蓄放电容电容巨细可选10uf。最好不必电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好运用胆电容或聚碳酸酝电容

  去耦电容值的选取并不严厉,可按C=1/f核算;即10MHz取0.1uf,对微操控器构成的体系,取0.1~0.01uf之间都能够。

  3、下降噪声与电磁搅扰的一些经历。

  (1)、能用低速芯片就不必高速的,高速芯片用在要害当地。

  (2)、可用串一个电阻的方法,下降操控电路上下沿跳变速率。

  (3)、尽量为继电器等供给某种方式的阻尼。

  (4)、运用满意体系要求的最低频率时钟。

  (5)、时钟发生器尽量*近到用该时钟的器材。石英晶体振荡器外壳要接地。

  (6)、用地线将时钟区圈起来,时钟线尽量短。

  (7)、I/O驱动电路尽量*近印刷板边,让其赶快脱离印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,一起用串终端电阻的方法,减小信号反射。

  (8)、MCD无用端要接高,或接地,或界说成输出端,集成电路上该接电源地的端都要接,不要悬空。

  (9)、闲置不必的门电路输入端不要悬空,闲置不必的运放正输入端接地,负输入端接输出端。 (10) 印制板尽量运用45折线而不必90折线布线以减小高频信号对外的发射与耦合。

  (11)、印制板按频率和电流开关特性分区,噪声元件与非噪声元件要间隔再远一些。

  (12)、单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能接受的话用多层板以减小电源,地的容生电感。

  (13)、时钟、总线、片选信号要远离I/O线和接插件。

  (14)、模仿电压输入线、参阅电压端要尽量远离数字电路信号线,特别是时钟。

  (15)、对A/D类器材,数字部分与模仿部分宁可一致下也不要交*。

  (16)、时钟线笔直于I/O线比平行I/O线搅扰小,时钟元件引脚远离I/O电缆。

  (17)、元件引脚尽量短,去耦电容引脚尽量短。

  (18)、要害的线要尽量粗,并在两头加上保护地。高速线要短要直。

  (19)、对噪声灵敏的线不要与大电流,高速开关线平行。

  (20)、石英晶体下面以及对噪声灵敏的器材下面不要走线。

  (21)、弱信号电路,低频电路周围不要构成电流环路。

  (22)、任何信号都不要构成环路,如不行防止,让环路区尽量小。

  (23)、每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容

  (24)、用大容量的钽电容或聚酷电容而不必电解电容作电路充放电储能电容。运用管状电容时,外壳要接地。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/160876.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部