广告

您的位置 首页 方案

AD9575时钟发生器参数介绍及中文PDF下载

AD9575相关信息来自ADI官网,具体参数以官网公布为准,AD9575供应信息可在查IC网搜索相关

AD9575相关信息来自ADI官网,详细参数以官网发布为准,AD9575供给信息可在查IC网查找相关供给商。

产品概况

AD9575是一款高度集成的双路输出时钟发生器,包含一个针对网络定时而优化的片内PLL内核。整数N分频PLL规划根据ADI公司老练的高功能、低颤动频率合成器系列,可完成线路卡的最高功能。对相位噪声和颤动要求严苛的其它使用也能获益于该器材。

         

PLL部分由低噪声鉴频鉴相器(PFD)、精细电荷泵、低相位噪声压控振荡器(VCO)和引脚可选的反应与输出分频器组成。经过衔接一个外部晶振,能够将常用的网络输出频率确定至输入参阅。输出分频比和反应分频比可针对所要求的输出速率,经过引脚进行编程。无需外部环路滤波器,然后节约名贵的规划时刻和电路板空间。

  

AD9575供给16引脚、4.4 mm × 5.0 mm TSSOP封装,能够选用3.3 V单电源供电。温度规模为−40°C至+85°C。

      
使用

  • GbE/FC/SonET 线路卡、交换机和路由器
  • CPU/PCI-E 使用
  • 低颤动、低相位噪声时钟发生

优势和特色

  • 彻底集成的VCO/PLL内核
  • 均方根颤动:0.39 ps(12 kHz至20 MHz,156.25 MHz)
  • 均方根颤动:0.15 ps(1.875 MHz至20 MHz,156.25 MHz)
  • 均方根颤动:0.40 ps(12 kHz至20 MHz,106.25 MHz)
  • 均方根颤动:0.15 ps(637 kHz至10 MHz,106.25 MHz)

AD9575电路图

AD9575

AD9575中文PDF下载地址

AD9575下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9575.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/42576.html

广告

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部