您的位置 首页 嵌入式

EDA工业迎来新革新 大型SoC规划遇应战

随着新一代4G智能手机与连网装置迈向多核心设计,系统单芯片(System-on-Chip;SoC)凭藉着晶圆厂新一代制程的加持,提供更宽广的设计空间,让设计工程团

跟着新一代4G智能手机与连网设备迈向多中心规划,体系单芯片(System-on-Chip;SoC)凭藉着晶圆厂新一代制程的加持,供给更广大的规划空间,让规划工程团队可在芯片中,依据不同的产品需求,将不同的数位/类比电路等多样模组的硅智财(Silicon Intellectual Property;IP)整合于单一个芯片上,使其具有更杂乱与更完好体系功用。

SoC现已一跃成为芯片规划业界的干流趋势,而产品价值与竞赛力则彻底取决于杂乱度、规划的可再用性,以及制程的良率。

今日IC规划工程团队参加新的SoC专案规划,现已鲜少从零开端,八成从不同的已验证过的传统规划(Legacy design)模组与各式IP方块组合而来,特别考量一个新式SoC芯片的规划时程,在产品上市时刻的压力之下,工程规划的时刻被大起伏紧缩。当IC规划工程师开端紧锣密鼓与时刻赛跑之际,EDA东西也被要求与时俱进,既有的传统IC规划东西,也蕴酿新一波的革新。

安传达(Atrenta)公司兴办人暨执行长Ajoy Bose博士,特别针对现在大型SoC规划所面临的应战,以及Atrenta的EDA前段规划软体东西,怎么可以帮忙客户处理的问题与带来的竞赛优势,承受相关的拜访。

Atrenta凭藉RTL规划查核的EDA东西初试啼声

Atrenta是一家坐落加州矽谷的EDA前段的规划软体东西商。兴办人Bose博士从1970年代在德州大学奥斯丁分校开端,就一向倾慕于EDA技能的研讨与开展,他随后进入ATT贝尔实验室(ATT Bell Labs)任职,开发最前期的EDA东西,随后几年因为不同EDA公司间的购并,而参加Cadence等首要EDA大厂作业,完结了EDA工程师的历练与生长,可以说一辈子都在EDA的技能领域与工业之中。

最初兴办Atrenta时是全为一个特别的产品构思而来,在2001年时,接受Intel的特别委任专案,透过查看RTL的规划来协助IC规划工程师,可以在规划前期就发现与处理问题,对公司而言,可以满意缩短晶片规划与上市时刻的需求,而且此刻处理问题的本钱与效益最高。

此一成功,让Atrenta的EDA东西在商场初试啼声,创业的完好主意随后也应运而生。意图着眼于怎么更有功率的协助IC规划厂商面临全新的变局与应战,特别是等待可以在其它前3大EDA巨头所主导的竞赛游戏中,创始归于Atrenta的新局。现在全球有超越250家公司和上千名规划及验证工程师,依靠Atrenta的产品来削减规划危险,下降本钱,而且进步验证功率。

SpyGlass、GenSys和BugScope敞开EDA东西新面貌

今日SoC所引爆的先端技能的整合趋势,便是一个很好的典范。现在在新一代大型SoC中,动辄超越数亿个逻辑闸,整合了林林总总不同的IP,还大起伏的重复运用现已验证过的规划模组,其间运用不一起脉的数量就可达数十个或乃至上百个之多,产品的功用与杂乱度与前一代代比较,已非同日而语。

当杂乱度的规划超越以往,晶圆厂制程纷繁朝向16、14奈米跨进时,加上SoC的规划很多导入IP,即使这些IP独自模组都是通过验证的规划,可是这些不同的IP组合在一起时,互相发生的交互影响是IC规划团队所需面临的一个重要课题,关于EDA东西业者而言,亦发生全新的冲击与应战。

面临迥异于以往的工程应战与考量,EDA东西所扮演的人物,必需要能更活跃协助工程团队在规划前期就发现与处理问题。针对SoC规划的杂乱度青云直上,Atrenta推出一系列的处理方案,以添加IC规划的效益。例如运用SpyGlass系列产品为RTL做静态验证及Formal查核,再辅以 GenSys的主动重组RTL来做IP组合,以及BugScope的动态模仿验证的东西,进步验证的覆盖率,以面临苛刻的应战。

SpyGlass、Gensys及BugScope构成了Atrenta现有的三大产品线,让运用者可以做到完好的规划整合。Atrenta运用这些 EDA东西来协助IC规划工程师下降反覆批改规划的次数,因而完结高品质的SoC规划方案,经商场证明为具有严重成效的一套东西。

当SoC变得越来越大,不同的功用不断的整合在一颗SoC上,无可避免的是各个功用模组间的连接与验证,因而Atrenta开发一系列的 SpyGlass东西套件,在规划前期就发现与处理问题,其处理方案涵盖了LINT(语法查看)、DFT(规划的可测性)、CDC(跨时脉域串扰)、 SDC Constraint验证、 Power(功耗)预估、优化、验证与规划签结等,保证精确性和功用完好的RTL查验,以及IP的验证,并增强其SoC规划和验证流程。

规划工程师在RTL阶段,就可以发现并确定潜在规划问题而加以批改,使后段规划作业可以有功率的提高生产力。

SpyGlass是Atrenta最早的产品线,累积了多年的实战经验,产品线相对的多元与丰厚,现在奉献8成的营收,以按区域别来看,亚太区包含日本在近一两年快速的扩张中,现已扩增到的40%以上的收入来历。

BugScope则是较晚参加Atrenta的产品组合。这产品是Atrenta在几年前透过购并所创始的一个新产品线,产品尽管新但商场潜力相当大,其不同于SpyGlass用静态检测的方法,是以动态的模仿信号来测验与验证不同的SoC功用,是一个非常好的互补,让运用者对各种不同的组态与条件,都可以有完好的验证与考量。

跨国IC规划公司运用EDA东西整合不同规划团队

Atrenta几个月前发布已赢得台湾具有目标性的客户MediaTek(联发科技)选用Atrenta产品,再次说明晰SpyGlass东西的价值,并必定了Atrenta的实力。现在Atrenta的全球客户现已超越250家,其间包含大多数顶尖的IC规划及闻名的消费产品跨国企业。

就Bose博士的调查,今日的跨国IC规划企业,因为人才高度的国际化,加上大型SoC规划专案的趋势,面临此一高杂乱度的技能应战,规划团队间运用的EDA东西,以及规划规范的一致性就很重要。SpyGlass成为供给剖析东西和规划规范的查验东西,中心规划团队可选用这一系列的东西与其他远端规划团队进行评价和沟通。

对EDA公司而言,可以与大型的跨国客户协作,自身除了杰出的商誉、客户的必定之外,更重要的是产品行销战略的成功。

渠道为主的EDA东西年代 引领第5次EDA工业革新

在曩昔60年的半导体工业开展进程中,EDA东西的开发也已有50年的前史。从最前期1980年代的CAE东西;后来1990年代着重于供给 Design Flow;接下来的EDA东西逐步分居为Front-End及Back-End开展;2000年之后则侧重于可制作性的处理。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/qianrushi/300269.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部