您的位置 首页 软件

通讯体系中接纳链的差分滤波器规划(下)

接上篇5 带通滤波器设计在通信系统中,当IF频率相当高时,某些低频杂散也 需要滤除,例如半IF杂散。对于此类应用,应设计带通滤波 器。对于带通滤波器,低频抑制和高频抑制不必对称。设计 带通抗混叠滤波器

接上篇
5 带通滤波器规划
在通讯体系中,当IF频率适当高时,某些低频杂散也 需求滤除,例如半IF杂散。关于此类运用,应规划带通滤波 器。关于带通滤波器,低频按捺和高频按捺不用对称。规划 带通抗混叠滤波器的简略办法是先规划一个低通滤波器,然

图18  单端低通滤波器

图19  选用抱负元件的差分低通滤波器

图20 选用实践值的差分低通滤波器
图21  差分带通滤波器
后在滤波器终究一级的分流电容上并联一个分流电感,用以
约束低频成分(分流电感是一个高通谐振极点)。假如一级 高通电感还不行,可在榜首级分流电容上再并联一个分流电 感,然后更好地按捺低频杂散。添加分流电感之后,再次调 谐一切元件以取得正确的带外按捺标准,然后终究确认滤波 器元件值。
留意,关于带通滤波器,一般不主张运用串联电容, 由于这会添加调和谐调试的难度。电容值一般适当小,会受 到寄生电容很大的影响。

6 运用示例
本部分阐明一个坐落ADL5201和AD6641之间的滤波器 规划运用示例。ADL5201是一款高功能IF数字操控增益放 大器(DGA),针对基站实IF接收机运用或数字预失真(DPD) 观测途径而规划,具有30 dB增益操控规模,线性度极高, OIP3抵达50 dBm,电压增益约为20 dB。AD6641是一款250
MHz带宽DPD观测接收机,集成一个12位500 MSPS ADC、 一个16000 × 12 FIFO和一个多形式后端,答运用户经过串 行端口检索数据。该滤波器示例是一个DPD运用。
下面是取自一个实践通讯体系规划的一些带通滤波器 规划标准:
• 中心频率: 368.4 MHz
• 带宽: 240 MHz;
•  输入和输出阻抗:
150 Ω ;
• 带内纹波: 0.2 dB;

图22  运用曲折校对    

图23  防止90°曲折

图24   防止走线分支    

图25  对称布线攻略
• 带外按捺:30 dB (614.4 MHz) 。
要完结该示例规划,请履行以下过程:
• 插入损耗: 1 dB ;
1. 从单端低通滤波器规划开端(参见图18)。
2. 将单端滤波器变为差分滤波器。源阻抗和负载阻抗 坚持不变,一切电容并联,一切串联电感折半并放在另一差 分途径中(参见图19)。
3. 用实践值优化元件的抱负值(参见图20)。
4. 关于子体系级仿真,应在输入端添加ADL5201 DGA S – 参 数 文 件 , 并 使 用 压 控 电 压 源 来 模 拟 滤 波 器 输 出 端 的 AD6641 ADC。 为
将低通滤波器变为 带通滤波器,添加 两 个 分 流 电 感 : L 7 与 C 9 并 联 , L 8 与 C 1 1 并 联 。 C 1 2
代 表 A D 6 6 4 1 输 入

图26  差分电路PCB布局规划示例
电 容 。 R 3 和 R 4 是放在AD6641输入端的两个负载电阻,用作滤波器的负载。AD6641输入为高阻抗。调谐后的状况参见图21。
5. 选用抱负元件的仿真结构如图16所示。
6. 用方针器材(例如Murata  LQW18A)的电感S-参数文 件替代一切抱负电感。插入损耗比运用抱负电感略高。仿真 成果略有改变,如图17所示。

7 差分滤波器布局考虑
成对差分走线的长度须相同。此规矩源自这一现实:
差分接收器检测正负信号跨过相互的点,即交越点。因而,信号须一起抵达接收器才干正
常作业。
差 分 对 内 的 走 线 布 线 须 相互接近,假如一对中的相邻 线路之间的间隔大于电介质厚 度的2倍,则其间的耦合会很 小。此规矩也是根据差分信号 持平但相反这一现实,假如外 部噪声同等地搅扰两个信号, 则其影响会相互抵消。相同, 假如走线并排布线,则差分信 号在相邻导线中引起的任何搅扰噪声都会相互抵消。同一差分对内的走线距离在全长规模内须坚持不变。
假如差分走线相互接近布线,则会影响总阻抗。假如此距离 在驱动器与接收器之间改变不定,则一路上会存在阻抗不匹 配,导致反射。
差分对之间的距离应较宽,以使其间的串扰最小。
假如在同一层上运用铜填充,应加大从差分走线到铜 填充之间的空隙。引荐最小空隙为走线到铜填充的走线宽度 的3倍。
在接近差分对内偏斜源处引进少数曲折折曲的校对,
然后下降这种偏斜(参见图22)。 差分对布线时,应防止急转弯(90°)(参见图23)。 差分对布线时,应运用对称布线(参见图25)。 若需求测试点,应防止引进走线分支,并且测试点应
对称放置(参见图24)。
考 虑 降 低 对 滤 波 器 元 件 值 的 要 求 , 减 少 印 刷 电 路 板 (PCB)上的调谐作业量;寄生电容和电感应尽或许小。与滤 波器规划中的电感规划值比较,寄生电感或许微乎其微。寄 生电容对差分IF滤波器更为重要。IF滤波器规划中的电容只 有几pF,假如寄生电容抵达数十分之一pF,滤波器呼应就 会遭到适当大的影响。为了防止寄生%&&&&&%影响,一个杰出的 做法是防止差分布线区域和电源扼流圈下有任何接地或电源 层。
ADI公司接收器参阅规划板(参见图26)供给了差分滤 波器PCB布局的一个示例。图26显现ADL5201和AD6649之间 有一个五阶滤波器。AD6649是一款14位250 MHz流水线式 ADC,具有非常好的SNR功能。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/qianrushi/ruanjian/205478.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部