您的位置 首页 硬件

FPGA电路设计 这些技巧需求了解

FPGA电路设计 这些技巧需要了解-FPGA设计有别于DSP和ARM系统,相比之下较为灵活和自由。主要是设计构思好专用管脚的电路,通用I/O的连接可以自身定义。因而,FPGA电路设计中会有一些独特的方法能够参照。

FPGA规划有别于DSPARM体系,相比之下较为灵敏和自在。主要是规划构思好专用管脚的电路,通用I/O的衔接能够本身界说。因此,FPGA电路规划中会有一些共同的办法能够参照。

FPGA电路规划 这些技巧需求了解

1.FPGA管脚兼容性规划

FPGA芯片在选择时要尽或许选择兼容性好的封裝。那么,在硬件电路设计时,还要考虑到怎样兼容多种多芯片的难题。比方,EP2C8Q208C8和EP2C5Q208 这两个规格类型的FPGA。其芯片仅有十几个I/O管脚界说是不一样的。在EP2C5Q208 芯片上,这几个I/O是通用I/O管脚,而在EP2C8Q208C8芯片上,它们分别是电源和地信号。为了能保证两个芯片在相同的电路板上都能作业,咱们就要按照EP2C5Q208 的规则 来把相匹配管脚衔接到电源和地平面。因为,通用的I/O能够衔接到电源或地信号,但是电源或地信号却不能够作为通用I/O。在相同封裝、兼容多个类型FPGA的规划中,一般规范便是按照通用I/O数量少的芯片来规划电路。

2.根据电路合理布局来分配管脚功用

FPGA的通用I/O功用界说能够根据需求来确认。在电路图规划的过程中,假设能够根据PCB的合理布局来相对应的调整原理图中FPGA的管脚界说,就能够使后期的走线作业更满意。比方,SDRAM芯片在FPGA的左面。在FPGA的管脚分配时,应当把与SDRAM有关的信号分配在FPGA的左面管脚上。那样,就能够保证SDRAM信号的走线距离最短,完成最好的信号完整性。

3.FPGA预设测验

现阶段FPGA供给的I/O数量愈来愈多,除开能够满意规划需求的I/O外,也有一部分剩下I/O没有界说。这些I/O能够作为预留的测验点来运用。比方,在测验与FPGA相接的SDRAM作业时序状况时,用示波器准确丈量 SDRAM有关管脚会很难。而且SDRAM输出功率较高,直接准确丈量会引进附加的阻抗,影响SDRAM的正常作业。假设FPGA有预留的测验点,能够将测验的信号从FPGA内部特指到预留的测验点上。那样既能测验到这种信号的波形,又不简单影响SDRAM的作业。假设电路测验过程中发觉有必要飞线才能够解决问题,那么这些预留的测验点能够 作为飞线的过渡点。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/qianrushi/yingjian/92112.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部