根据光纤通信和PCIExpress总线的高速图画传输体系

根据光纤通信和PCIExpress总线的高速图画传输体系

提出了一种基于光纤通信和PCI Express总线的高速图像传输系统。分析了系统设计方案,并详细阐述了FPGA内部逻辑设计,包括光纤接口的数据收发以及PCI Express总线的DMA传输;简要介绍了

广告

根据FPGA的光纤陀螺惯导体系温控电路接口规划

本文介绍了一种基于FPGA的光纤陀螺惯导系统温控电路接口设计。主要说明了温控电路整体结构,温控电路工作流程,FPGA与外围电路的通信接口和FPGA的逻辑设计等几个方面。

Verilog HDL根底之:Verilog HDL言语简介

Verilog HDL根底之:Verilog HDL言语简介

Verilog HDL是硬件描述语言的一种,用于数字电子系统设计。它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。它是目前应用最广泛的一种硬件描述语言

使用FPGA完成外设通讯接口之:FPGA在外设接口完成方面的优势

使用FPGA完成外设通讯接口之:FPGA在外设接口完成方面的优势

FPGA的一个重要的应用领域就是数据采集和接口逻辑设计。随着芯片封装技术的提高,现在的FPGA已经可以在单位面积上提供更多的I/O管脚资源。

数字图像倍焦体系规划与完成归纳实例之:FPGA内部结构规划

本系统的核心设计部分是FPGA内部结构的逻辑设计。整个系统分成两个数据通路。

一种根据VC++程序的FPGA重装备方案设计

引言随着大规模集成电路的快速发展,系统设计已从传统的追求大规模、高密度逐渐转向提高资源利用率,使有限的资源可以实现更大规模的逻辑设计。利用现场可编程逻辑器件FPGA的多次可编程配置特点,通过重新下

IC规划中的低功耗解决方案

Cadence Low-Power Solution是业界第一个将逻辑设计、验证和实现技术与Si2认可的Common Power Format(CPF)相结合的完整流程。将这种全面的方法应用于低功耗设

组合逻辑设计中的毛刺现象

组合逻辑设计中的毛刺现象-和所有的数字电路一样,毛刺也是FPGA电路中的棘手问题,它的出现会影响电路工作的稳定性,可靠性,严重时会导致整个数字系统的误动作和逻辑紊乱。

使用状态机的状态机完成层次结构化规划

使用状态机的状态机完成层次结构化规划

利用状态机的状态机实现层次结构化设计-练习九.利用状态机的嵌套实现层次结构化设计目的:1.运用主状态机与子状态机产生层次化的逻辑设计;

FIFO 同步、异步以及Verilog代码完成

FIFO 同步、异步以及Verilog代码完成

FIFO 同步、异步以及Verilog代码实现-FIFO 很重要,之前参加的各类电子公司的逻辑设计的笔试几乎都会考到。

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部