您的位置 首页 新品

SAR ADC功率技能标准的疑团

逐次逼近寄存器(SAR)型ADC的谜团之一,或者至少是造成严重混淆的原因,就是计算系统级的确切电源需求。经研究发现,相关技术手册对于该技术规格让人难以捉摸,而且令人沮丧。SAR ADC提供一种低功耗

逐次迫临寄存器(SAR)型ADC的疑团之一,或许至少是构成严峻混杂的原因,便是核算体系级的切当电源需求。经研讨发现,相关技能手册关于该技能标准让人难以捉摸,并且令人懊丧。

SAR ADC供给一种低功耗方法来丈量输入信号。许多时分,功耗与采样速率成正比,可构成十分高效的丈量体系。这就意味着,为核算ADC的总功耗,需求考虑一切的电源引脚。

关于SAR转化器,一般有三个潜在的功耗轨:VDD电源、参阅输入和数字接口IO电源。VDD电源向模仿电路和ADC内核供电。

关于需求外部基准电压的SAR,参阅输入是一个开关电容输入,其在SAR转化位校验期间耗费充电电流。这或许是十分重要的功耗源,其取决于ADC吞吐速率以及内部电容DAC的尺度。ADC吞吐速率越高,转化位校验(电容充电)越多,因而耗费在电容DAC阵列的电流越多。

相同,更大的电容DAC就意味着更多的电容需求充电,这就构成了更高的电流耗费。假如选用大的电容DAC,会对基准电压源驱动电路构成问题,或许需求更高功率的基准电压源电路。关于模仿输入也是相同,在收集过程中需求更强的驱动放大器来驱动更高的电容DAC负载。有时,与模仿输入相关的其它电路经过基准电压源供电,这就进一步添加了功耗。一些ADC带有内部基准电压源缓冲器,使参阅输入具有高阻抗。在这种情况下,缓冲器经过另一个电源引脚来供给必要的基准电流。

数字IO电源耗费功率取决于吞吐/输出数据速率,以及数据输出线路的负载条件。相同,因为传输转化数据需求更高的时钟频率,所以ADC吞吐速率更高意味着数字IO的功耗更大。因为充放电的原因,数据输出线路的任何电容负载都会添加数字IO电流。高时钟频率ADC在高吞吐速率下,数字接口的功耗会十分明显。

许多相关的数据手册仅会列出VDD电源的功率。设计师有必要深入研讨技能标准表,以确认基准电压源和数字电源功率的要求。为从体系层次准确丈量功耗,一切这三种输入都需求考虑。

但是,在阐明像功耗这样重要的要求时,为什么有些数据手册不把一切的技能标准都考虑进去,这关于很多设计师而言一向都是一个疑团。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/xinpin/290223.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部