您的位置 首页 元件

AD9522-2时钟发生器参数介绍及中文PDF下载

AD9522-2相关信息来自ADI官网,具体参数以官网公布为准,AD9522-2供应信息可在查IC网

AD9522-2相关信息来自ADI官网,详细参数以官网发布为准,AD9522-2供给信息可在查IC网查找相关供给商。

产品概况

AD9522-21供给多路输出时钟分配功用,具有亚皮秒级颤动功能,而且片内集成锁相环(PLL)和电压操控振荡器(VCO)。片内VCO的调谐频率规模为2.02 GHz至2.335 GHz。也能够运用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。

AD9522串行接口支撑SPI和I2C®端口。封装内EEPROM能够经过串行接口进行编程,存储用于上电和芯片复位的用户界说寄存器设置。

AD9522具有12路LVDS输出(分为四组)。任一路800 MHz LVDS输出均可重新配置为两路250 MHz CMOS输出。

每组输出均具有一个分频器,其分频比(从1至32)和相位(粗调推迟)均能够设置。

AD9522供给64引脚LFCSP封装,能够选用3.3 V单电源供电。外部VCO的作业电压最高可达5.5 V。

AD9522的额外作业温度规模为−40°C至+85°C规范工业温度规模。

AD9520-2是AD9522-2的等效产品,选用LVPECL/CMOS驱动器而非LVDS/CMOS驱动器。

1AD9522在本数据手册中泛指AD9522系列的一切器材。可是,运用AD9522-2时,它仅指AD9522系列的该特定器材。

使用

  • 低颤动、低相位噪声时钟分配
  • SONET、10Ge、10G FC和其它10 Gbps协议的时钟发生和转化
  • 前向纠错(G.710)
  • 为高速ADC、DAC、DDS、DDC、DUC、MxFE供给时钟
  • 高功能无线收发器
  • 自动测试设备(ATE)和高功能仪器仪表
  • 宽带基础设施

优势和特色

  • 低相位噪声、锁相环(PLL)
  • 片内VCO的调谐频率规模为2.02 GHz至2.335 GHz
  • 支撑最高2.4 GHz的外部3.3 V/5 V VCO/VCXO
  • 1路差分或2路单端基准输入
  • 支撑最高250 MHz的CMOS、LVPECL或LVDS基准
  • 基准输入承受16.62 MHz至33.3 MHz晶振
  • 可选基准时钟倍频器
  • 欲了解更多特性,请参阅数据手册

AD9522-2电路图

AD9522-2

AD9522-2中文PDF下载地址

AD9522-2下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/AD9522-2.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/xinpin/yuanjian/42548.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部