您的位置 首页 主动

D触发器原理之低沉的本相

导读:触发器又称为双稳态多谐振荡器,是一种可以存储电路状态的电子元件,广泛用于运算器、计算器、存储器中。最简单的触发器便是RS触发器了,相信大家都有所了解,今天在此基础上,我们一起来八一八D触发器

  导读:触发器又称为双稳态多谐振荡器,是一种能够存储电路状况的电子元件,广泛用于运算器、计算器、存储器中。最简略的触发器就是RS触发器了,信任咱们都有所了解,今日在此基础上,咱们一起来八一八D触发器原理的本相。

一、D触发器原理- -简介

  D触发器(data flip-flop)也称为坚持-堵塞边缘D触发器,由六个与非门组成,其电路图及其逻辑符号如下图所示。其间G1和G2构成根本的RS触发器,G3和G4构成时钟控制电路,G5和G6组成数据输入电路。因为 别离为复位端和置位端,在剖析D触发器作业原理时均视为高电平,以确保不影响电路作业。

二、D触发器原理– -钟控D触发器

  在剖析坚持-堵塞边缘D触发器的作业原理之前,让咱们先来看看 的复位功用 的置位功用是怎么完结的吧。

  电路中的 端别离完结复位功用和置位功用,均为低电平有用,即 时,不管输入数据D处于什么状况,其输出端都为 ;而当 时,不管输入数据D处于什么状况,其输出端都为 。具体作业原理如下:

  (1)当 时,G2输出端为1,即 ;与此同时, 的低电平抵达G6的输入端,使得G6输出端为1,G5输出端为0,G3输出端为1,此刻G1的三个输入都为高电平,然后导致其输出端为低电平,即Q=0。完结了触发器复位的功用。

  (2)当 时,G1的输出端为1,即Q=1;与此同时, 的低电平抵达G5的输入端,使得G5输出端为1,当CP=1时,G3输出端为0,G4输出端为1,此刻G2的三个输入都为高电平,然后导致其暑促段为低电平,即 。完结了触发器置位的功用。

三、D触发器原理– -边缘D触发器

  依据以上对钟控触发器的剖析可知, 的复位功用和 的置位功用与CP信号无关,均为低电平时有用,而当 、 均为高电平时,输出端状况取决于输入端D,其作业原理如下:

  (1)在D=0前提下,G6输出端为1。当CP=0时,G3、G4输出端都为1,G5输出端为0,使得G3输出端恒为1,坚持不变;当CP由0变为1时,G3坚持输出端为1,G4输出端变为0,然后导致 ,而G4输出端连接到G6的输入端,使得G6输出端恒为1,在改动D时也坚持不变。故将G4到G6的连接线称为置0坚持线,故将G3到G4的连接线称为置0堵塞线。

  (2)在D=1前提下,当CP=0时,G3、G4输出端都为1,G6输出端为0,使得G4、G5输出端恒为1,坚持不变;当CP由0变为1时,G3输出端变为0,然后导致 ,而G3的输出端连接到G5的输入端,使得G5输出端恒为1,在改动D时也坚持不变。故将G3到G5的连接线称为置1坚持线,G5到G6的连接线称为置1堵塞线。

  依据以上剖析可知,该边缘触发器的特性方程为 。因为采用了坚持堵塞的结构,当时钟信号CP的上升沿到来时,将D的数据送到输出端,具有边缘触发的特性,而在CP信号上升沿之后,即便D的数据产生了改动,输出端也不会产生改动。

  小编在这再为您奉上几篇关于D触发器原理的精巧文章,敬请重视~~~

  1、同步D触发器原理

  2、根本RS触发器和D触发器

  3、使用D触发器规划简易主动开关机电路

  4、同步D触发器时序原理

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/ziliao/zhudong/113897.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部