您的位置 首页 发布

ADRF6601集成PLL/VCO的RF混频器参数介绍及中文PDF下载

ADRF6601相关信息来自ADI官网,具体参数以官网公布为准,ADRF6601供应信息可在查IC网

ADRF6601相关信息来自ADI官网,详细参数以官网发布为准,ADRF6601供应信息可在查IC网查找相关供应商。

产品概况

ADRF6601是一款高动态规模有源混频器,集成锁相环(PLL)和压控振荡器(VCO)。PLL/频率合成器使用小数N分频PLL发生fLO输入,供应混频器。基准输入能够进行分频或倍频,然后施加于PLL鉴频鉴相器(PFD)。

PLL支撑12 MHz至160 MHz规模内的输入基准频率。PFD输出操控一个电荷泵,其输出驱动一个片外环路滤波器。

然后,环路滤波器输出施加于一个集成式VCO。VCO输出(2 × fLO)再施加于一个LO分频器和一个可编程PLL分频器。可编程PLL分频器由一个Σ-Δ调制器(SDM)进行操控。SDM的模数能够在1至2047规模内编程。

有源混频器可将单端50 Ω RF输入转化为200 Ω差分IF输出。IF输出的作业频率最高可达500 MHz。

ADRF6601选用先进的硅锗BiCMOS工艺制作,供给40引脚、暴露焊盘、契合RoHS规范的6 mm x 6 mm LFCSP封装。额外温度规模为−40°C至+85°C。

使用

  • 蜂窝基站

优势和特色

  • 集成小数N分频PLL的接纳混频器
  • RF输入频率规模:300 MHz至2500 MHz
  • 内部LO频率规模:750 MHz至1160 MHz
  • 输入P1dB:14.5 dBm
  • 输入IP3:31 dBm
  • 经过外部引脚优化IIP3
  • SSB噪声系数
    IP3SET引脚断开:13.5 dB
    IP3SET引脚接3.3 V电压:14.6 dB
  • 电压转化增益:6.7 dB
  • 200 Ω IF输出匹配阻抗
  • IF 3 dB带宽:500 MHz
  • 可经过三线式SPI接口进行编程
  • 40引脚、6 mm × 6 mm LFCSP封装

ADRF6601电路图

ADRF6601

ADRF6601中文PDF下载地址

ADRF6601下载链接地址:https://www.analog.com/media/en/technical-documentation/data-sheets/ADRF6601.pdf

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/changshang/fabu/42144.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部