您的位置 首页 方案

以太网收发电路设计方案详解

  以太网收发电路由RJ45接口、耦合变压器、以太网收发器,以及收发器与调制驱动电路、接纳解调电路之间的接口组成。其间以太网收发器是中心单元,直接决议了体系的作业功用。以太网收发器…

  以太网收发电路由RJ45接口、耦合变压器、以太网收发器,以及收发器与调制驱动电路、接纳解调电路之间的接口组成。其间以太网收发器是中心单元,直接决议了体系的作业功用。以太网收发器IP113IP113是二端口10/100Mbps以太网集成交流器,由一个二端口交流操控器和两个以太网快速收发器组成。每个收发器都恪守IEEE802.3、IEEE802.3μ、IEEE802.3x规矩。为帧缓冲保留了 SSRAM,能够存储1K字节的MAC地址,全数字自适应调整和时序康复,基线漂移校对,作业在10/100baseTX 和100baseFX的全双工/半双工方法。运用2.5V单电源,25MHz单时钟源,0.25μm工艺,128脚PQFP封装。

  Port1的速率是自适应调整的成果,因而不需求外加存储器以缓冲数据包。每个端口都有自己的接纳缓冲办理、发射缓冲办理、发射排队办理、发射MAC和接纳MAC。各个端口同享一个散列单元、一个存储器接口单元、一个空缓冲办理器和一个地址表。

  

  图2 IP 113内部原理框图

  主要由以太网收发芯片IP113、专用装备芯片EEPROM 93C46、LED显现矩阵,以及IP113的Port1与TP模块、Port2与FX模块之间的接口组成。 IP113支撑许多功用,通过设置恰当的参数满意不同的需求,既能够由特定的管脚设定,也能够用EEPROM装备。为进步体系的全体功用,这儿选用专用串行EEP ROM 93C46芯片。体系复位时,管脚LED_SEL[1:0]别离作为93C46的时钟EESK和片选EECS,BP_KIND[1:0]别离作为 93C46地址EEDI和数据输出EEDO,将93C46内部的参数读入IP113内部的寄存器。复位完毕后,这些管脚均变成输入信号,以使IP113脱离93C46而独立作业。

  

  图3 以太网收发电路

  复位时,IP113首要读取93C46的00H中的内容,只要00H[15:0]=55AAH时,才会持续从EEPROM中读取参数,否则以缺省值或特定的管脚电平值设置作业寄存器。01H中的值设置LED输出操控寄存器,操控两个LED矩阵的亮、灭和闪耀,以别离显现两个端口的衔接、活动、全/半双工和速率(10Mbps/100Mbps)。02H中的值设置交流操控寄存器1,挑选体系的流操控方法和抵触维护。03H中的值设置交流操控寄存器2,操控体系的丢包、地址失效、优先级和算法补偿。04H中的值设置收发器操控寄存器,其间04H[13:11]的5 种取值:000、100、101、110和111,别离对应收发器的5种作业状况:NWAY、10Mbps(半双工)、10Mbps(全、半双工)、 100Mbps(半双工)和100Mbps(全、半双工)。05H~0AH中的值别离设置收发器承认寄存器、测验寄存器和验证方法寄存器。

  Port1的TXOP和TXOM是TP发射数据对,RXIP和RXIM是TP接纳数据对。图4的TP模块电路中,RJ45接口将MLT-3码流以太网信号通过耦合脉冲变压器PE68515变为单极性信号。

  

  图4 IP模块电路图

  Port2的FXRDP和FXRDM是FX的接纳数据对,FXTDP和FXTDM是FX的发射数据对。FXSD是光电检测信号,当接纳到的光信号经光电转化后电平低于1.2V时,FXSD输出接连的PECL电平。图5是FX模块的电路图,电路中选用规范的FDDI数据接口。因为调制驱动和接纳解调电路选用5V电源,而体系其它部分均运用2.5V电源,FDDI中的信号均是PECL电平,因而必须经电平转化(如图5所示),才能把这两部分联系起来。

  

  图5 FX模块电路图

  —————————————-

  智能家电技术资料集锦——让家电规划迈入簇新年代!

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/fangan/165086.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部