您的位置 首页 发布

经过数学核算了解交织ADC的杂散

时间交错ADC时存在的许多不匹配现象。在这些不匹配显像中有一个更为明显的问题:这些不匹配所产生的杂散有多大?现在,在知道了各种不匹配会引起交错杂散,并且知道杂散在哪里的情况下,工程师该如何知道杂散有多

时刻交织ADC时存在的许多不匹配现象。在这些不匹配显像中有一个更为显着的问题:这些不匹配所发生的杂散有多大? 现在,在知道了各种不匹配会引起交织杂散,而且知道杂散在哪里的情况下,工程师该怎么知道杂散有多大呢?

首要,先从失调不匹配杂散开端。 两个ADC之间的失调不匹配会在fs/2处发生杂散。 怎么知道该杂散有多大呢? 请看看下面的公式1,其间OffsetMismatch表明码数。

公式1

现在,考虑一个双通道器材的两个14位ADC之间的典型失调不匹配。 一般,其标称值约为满量程的0.5%。 这意味着,码数为214的0.5%,即81.92个码。 将该值代入公式1,得到下式:

这是一个很有意思的成果! 满量程0.5%的差错看起来不算什么,但它发生的失调杂散却相当大。 当今的大都高速ADC使用无法忍受此类杂散。 交织ADC的无杂散动态规模(SFDR)标准将以它为主。 大都使用要求至少70dBc的SFDR,这意味着杂散过高。 现在看看为了到达或超越70dBc (-71dBFS)水平,杂散应当是多少。 图1给出了失调杂散水平与失调不匹配(单位为满量程的百分比)的联系图。

图1 . Offset Spur vs. Offset Mismatch (Interleaved 14-bit ADCs)

经过此图能够看出, 关于14位转换器,为了满意70dBc (-71dBFS)的典型杂散要求,失调不匹配有必要小于满量程的0.025%。 由此能够了解,失调匹配有必要到达多么高的精度。 这是十分小的值! 失调有必要十分严格地匹配才行。

声明:本文内容来自网络转载或用户投稿,文章版权归原作者和原出处所有。文中观点,不代表本站立场。若有侵权请联系本站删除(kf@86ic.com)https://www.86ic.net/changshang/fabu/242048.html

为您推荐

联系我们

联系我们

在线咨询: QQ交谈

邮箱: kf@86ic.com

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

返回顶部