作为最重要的规划参数之一,挑选环路带宽涉及到颤动、相位噪声、确定时刻或杂散之间的平衡。合适颤动的最优环路带宽BWJIT也是数据转换器时钟等许多时钟使用的最佳挑选。假如BWJIT并非最佳挑选,首先要做的仍是寻觅最优环路带宽。
图1中,锁相环(PLL)与压控振荡器(VCO)噪声交叉处的偏移,BWJIT(约为140kHz)经过削减曲线下方的面积来优化颤动。
图1:最优颤动带宽
虽然此带宽BWJIT对颤动而言是最优的,但关于相位噪声、确定时刻或杂散却并非如此。表1给出了环路带宽对这些功能目标的影响的大致参阅。
功能目标 |
最优带宽 |
补白 |
颤动 |
BWJIT |
最优值一般为BWJIT。在低集成约束更高的一些情况下,有时较窄的环路带宽实际上作用更好。 |
确定时刻 |
无限 |
VCO确定时刻跟着环路带宽的添加而进步,但有时会遭到VCO校准时刻(用于集成VCO)的约束,或因VCO输入电容等寄生%&&&&&%而使带宽无法添加。 |
杂散 |
0Hz |
一般来说环路带宽越窄,杂散越好,但有时会由环路滤波器周围来自主板或芯片上的串扰所主导。 |
相位噪声 |
0Hz或无限 |
假如相位噪声低于最优颤动带宽,相位噪声会跟着带宽的变宽而增大,直到变成仅为输入基准和PLL形成的噪声。 假如相位噪声偏移大于最优颤动带宽,相位噪声会跟着环路带宽的变窄而增大,直到变成仅为独立的VCO噪声。 |
表1:环路带宽对要害参数的影响
为了阐明表1,图2中的模仿显现了改变的环路带宽的影响。确定时刻与颤动标准化目标为图2中从最小值添加的百分比。杂散与相位噪声目标为图2中从最小值添加的分贝。
图 2:环路带宽对标准化功能的影响
如图1所猜测,环路带宽为140kHz左右时,最优颤动确实为最佳。环路带宽超出此规模会有利于确定时刻和10kHz相位噪声,可是会下降杂散和1MHz偏移的相位噪声。
因而,挑选环路带宽的一种较好的办法是先挑选最优颤动带宽(BWJIT),然后添加带宽进步确定时刻或低频偏相位噪声,或许下降带宽进步高频偏相位噪声或杂散。